[공학][실험보고서] OP-AMP를 이용한 복합 증폭 예비 보고서
페이지 정보
작성일 20-08-13 09:30본문
Download : [공학][실험보고서] OP-AMP를 이용한 복합 증폭 예비 보고서.hwp
따라서 V2와 V1이 차가 된다된다.
따라서 V02는 다음과 같다.
이 회로의 출력전압은 여러 개의 입력전압이 합해져서 다음과 같은 식이 된다된다.
2. 實驗(실험)이론(理論)
1)가산 증폭기
여러 개의 입력저항을 동시에 OP-Amp의 반전입력(-)단자에 연결한 회로를 가산기 회로라고 한다.
2)차동 증폭기
OP-Amp의 반전 입력(-)단자와 비반전 입력(+)단자에 동시에 입력전압이 가해질 때를 차동증폭기라 한다.
다음으로 V1을 접지시키면 비반전 증폭기로 구성된다된다.
위의 식은 전체 응답은 부분응답의 합과 같다는 중첩의 원리를 나타내는 식이기도 하다.[공학][실험보고서] OP-AMP를 이용한 복합 증폭 예비 보고서
OP-AMP를 이용한 복합 증폭 예비 보고서
1. 實驗(실험)목적
▣ 본 實驗(실험)에서는 보다 다양한 기능의 OP-AMP 증폭에 대해 공부한다.
3. 實驗(실험)방법
1) 가산 증폭 회로
다음 회로를 구성하고 INPUT 그리고 OUTPUT의 전압파형을 저장하고 각각의 진폭을 기록하고
spice 시뮬레이션한 것과 비교해 본다. (단, Vin=1Vp-p, f=1kHz)
4. bibliography
- 국태용 외 공역. 회로이론(理論). James W. Nilsson, Susan A.Riedel (2007.한티미디어. P 192-210)
- 허찬욱 외 2인, 연산증폭회로 및 전…(skip)
[공학][실험보고서] OP-AMP를 이용한 복합 증폭 예비 보고서
Download : [공학][실험보고서] OP-AMP를 이용한 복합 증폭 예비 보고서.hwp( 37 )
실험결과/기타
공학,실험,OP,AMP를,이용한,복합,증폭,예비,기타,실험결과
순서
설명
[공학][실험보고서] OP-AMP를 이용한 복합 증폭 예비 보고서 , [공학][실험보고서] OP-AMP를 이용한 복합 증폭 예비 보고서기타실험결과 , 공학 실험 OP AMP를 이용한 복합 증폭 예비
![[공학][실험보고서]%20OP-AMP를%20이용한%20복합%20증폭%20예비%20보고서_hwp_01.gif](http://www.allreport.co.kr/View/%5B%EA%B3%B5%ED%95%99%5D%5B%EC%8B%A4%ED%97%98%EB%B3%B4%EA%B3%A0%EC%84%9C%5D%20OP-AMP%EB%A5%BC%20%EC%9D%B4%EC%9A%A9%ED%95%9C%20%EB%B3%B5%ED%95%A9%20%EC%A6%9D%ED%8F%AD%20%EC%98%88%EB%B9%84%20%EB%B3%B4%EA%B3%A0%EC%84%9C_hwp_01.gif)
![[공학][실험보고서]%20OP-AMP를%20이용한%20복합%20증폭%20예비%20보고서_hwp_02.gif](http://www.allreport.co.kr/View/%5B%EA%B3%B5%ED%95%99%5D%5B%EC%8B%A4%ED%97%98%EB%B3%B4%EA%B3%A0%EC%84%9C%5D%20OP-AMP%EB%A5%BC%20%EC%9D%B4%EC%9A%A9%ED%95%9C%20%EB%B3%B5%ED%95%A9%20%EC%A6%9D%ED%8F%AD%20%EC%98%88%EB%B9%84%20%EB%B3%B4%EA%B3%A0%EC%84%9C_hwp_02.gif)
![[공학][실험보고서]%20OP-AMP를%20이용한%20복합%20증폭%20예비%20보고서_hwp_03.gif](http://www.allreport.co.kr/View/%5B%EA%B3%B5%ED%95%99%5D%5B%EC%8B%A4%ED%97%98%EB%B3%B4%EA%B3%A0%EC%84%9C%5D%20OP-AMP%EB%A5%BC%20%EC%9D%B4%EC%9A%A9%ED%95%9C%20%EB%B3%B5%ED%95%A9%20%EC%A6%9D%ED%8F%AD%20%EC%98%88%EB%B9%84%20%EB%B3%B4%EA%B3%A0%EC%84%9C_hwp_03.gif)
다. 차동증폭회로는 두 개의 입력전압의 전위차만을 증폭하는 회로이다.
V2가 0이라고 가정하면, 반전 회로가 되어 출력전압 V01는 다음과 같다.
V01과 V02를 더해서 출력전압V0를 구할 수 있따
와같다.
(단, Vin=1Vp-p, f=1kHz)
2) 차등 증폭 회로
다음 회로를 구성하고 INPUT 그리고 OUTPUT의 전압파형을 저장하고 각각의 진폭을 기록하고
spice 시뮬레이션한 것과 비교해 본다.
네 개의 저항이 모두 같으면, 출력전압은 이다.